#### Rapport de projet [EA113]

### Projet d'électronique analogique :

Générateur de son

Projet réalisé par:

AIT SIDI ALI Oussama OUAJIH Safae

Projet encadré par:

**LEBRET Valery** 

#### Table des matières

| oduction 3  Cahier des charges               |    |
|----------------------------------------------|----|
| Cahier des charges<br>Schéma fonctionnel     |    |
| Réalisation du Générateur de Wobulation      | 4  |
| Adaptation du signal modulant                | 5  |
| Réalisation du VCO                           | 6  |
| Étude du comparateur à Hystérésis            |    |
| Étude du multiplieur                         |    |
| Étude de l'Intégrateur                       | 8  |
| Dimensionnement des composants électroniques | 8  |
| Adaptation en sortie                         | 9  |
| Résultats de simulation                      | 10 |
| Performances expérimentales                  | 12 |
| Annexes                                      | 14 |

#### Introduction

Ce projet a pour but la production d'un son électronique a caractéristiques déterminées qui sera par la suite diffusé et amplifié . Un signal ( son ) est donc choisi à l'aide d'un GBF alimentant un haut-parleur .

Il s'agit de produire une tension périodique, modulée en fréquence. La variation progressive de la fréquence permet l'obtention de plusieurs effets sonores, l'effet 'sirène' est produit en générant une montée en fréquence très lente mais une descente rapide et inversement pour l'effet 'torpille'. Nous proposons de produire l'effet sonore d'une sirène.

#### cahier des charges

Les caractéristiques du signal modulé en fréquence à générer :

- Périodique , triangulaire de fréquence variante :
- La plage de fréquence : Fmin = 700 Hz
  - Fmax= 500 Hz
- La forme du signal modulant : Rampe montante avec une symétrie de 25%.
- La fréquence du signal modulant : 1 Hz .

#### Schéma fonctionnel

Pour générer ce signal modulé , un VCO ( voltage controlled oscillator ) est utilisé , il s'agit d'un dispositif électronique qui génère un signal dont la fréquence fluctue par rapport à la tension d'entrée ( signal modulant ).

Le schéma fonctionnel global est le suivant :



Figure1: schéma fonctionnel global du circuit

Le circuit est composé de trois partie principales :

- Générateur de Wobulation + Adaptation pour générer le signal modulant désiré.
- Un VCO qui permet d'obtenir un modulateur de fréquence .
- Une adaptation pour ajuster l'amplitude du signal de sortie.

#### Réalisation du Générateur de Wobulation

Il s'agit d'un montage astable ; un générateur autonome qui délivre une tension périodique à période et à rapport cyclique déterminés par les équations suivantes :

$$\begin{split} &t_{_{\! H}}=0.693\big(R_{_A}+R_{_B}\big)C\\ &t_{_L}=0.693\big(R_{_B}\big)C\\ \\ &\text{period}=t_{_H}+t_{_L}=0.693\big(R_{_A}+2R_{_B}\big)C\\ \\ &\text{rapport cyclique}=\frac{t_{_H}}{t_{_H}+t_{_L}}=1-\frac{R_{_B}}{R_{_A}+2R_{_B}} \end{split}$$

Le signal en sortie de l'astable 'Vmod1' est un signal triangulaire périodique produit par la charge et la décharge du condensateur et dont les caractéristiques sont :

La fréquence : 1 Hz Le rapport cyclique : 75 % La valeur maximale : 10V La valeur minimale : 5V

Les valeurs des paramètres du circuit NE55 choisies sont :



Figure 2 : Circuit du générateur de wobulation



Figure 3 : signaux de sortie de l'astable



Figure 4 : résultat de simulation des sorties de l'astable

Cependant, ce signal nécessite une adaptation pour avoir le signal modulant désiré , un bloc d'adaptation est mis en place par la suite pour générer le bon signal modulant . Il s'agit d'une adaptation du rapport cyclique et des extremums du signal .

#### Adaptation du signal modulant

Pour avoir une oscillation de fréquence entre Fmin et Fmax comme définie dans le cahier des charges , la tension du signal modulant doit vérifier l'équation suivante :

Vmodmax / Vmodmin = Fmax / Fmin = Cte.

Les valeurs de Fmax et Fmin étant choisies, elles imposent constante Cte:

Cte = 1,4 D'où Vmodmax / Vmodmin = 1,4

- Un diviseur de tension est ajouté par la suite pour adapter la variation du signal modulant Vmod1 .

$$V_{e} \int_{R_{2}}^{R_{1}} \int_{R_{2}}^{R_{2}} V_{s} = \frac{R_{2}}{R_{2} + R_{1}} V_{e}$$

- Le signal Vmod1 doit être inversé pour ajuster le rapport cyclique : 25% au lieu de75 % .



- Un offset est ajouté au signal inversé pour avoir une tension positive .

une solution optimale pour effectuer les modifications précédentes sur le signal Vmod1 est de les combiner en les remplaçant par le montage à base d'Aop suivant :



Figure 5 : Circuit optimisé de l'adaptation du signal Vmod1

$$V = 0 = \frac{\frac{-V_{cc}}{R_2} + \frac{V_e}{R_3} + \frac{V_e}{R_1}}{\frac{1}{R_2} + \frac{1}{R_3} + \frac{1}{R_1}}$$

$$\frac{1}{R_2} + \frac{1}{R_3} + \frac{1}{R_1}$$

$$\frac{1}{R_2} + \frac{1}{R_3} + \frac{1}{R_1}$$

$$\frac{1}{R_2} + \frac{1}{R_3} + \frac{1}{R_2}$$

$$\frac{1}{R_2} + \frac{1}{R_3} + \frac{1}{R_2}$$

Le signal est donc inversé avec un coefficient **R**<sub>3</sub> / **R**<sub>1</sub> , un offset de ; Vcc **x R**<sub>3</sub> / **R**<sub>2</sub> est ajouté au signal pour avoir une tension positive .

Les valeurs des composants électroniques de l'adaptation seront définies après l'étude du VCO .

#### Réalisation du VCO



Il s'agit d'un système dont la fréquence du signal de sortie dépend linéairement de la tension d'entrée , ce qui permet d'avoir une variation de la fréquence de sortie sous influence du signal Vmod :

- La fréquence est maximale pour Vmod = Vmax et minimale pour Vmod = Vmin .

Le VCO est constitué de trois étages à AOP , le premier en montage comparateur , le deuxième en multiplieur et le troisième en intégrateur .

- les AOPs sont des TL074 alimentés en ± 15 V

#### Etude du comparateur à Hystérésis



Figure 6 : Circuit du comparateur à Hystérésis utilisé

- Pour Ve > Vsat / (R<sub>1</sub> / (R<sub>1+R<sub>2</sub>)) Les seuils du comparateur sont donc : Vs = -Vsat + /- Vsat (R<sub>1</sub> / (R<sub>1+R<sub>2</sub>))- Pour Ve < Vsat / (R<sub>1</sub> / (R<sub>1+R<sub>2</sub>))  $\rightarrow$  la valeur càc = 2 Vsat (R<sub>1</sub> / (R<sub>1+R<sub>2</sub>))</sub></sub></sub></sub>



la valeur crête de VHF est choisie de façon à être très grande devant l'offset des AOPs . La valeur choisie vaut 3V . Pour Vsat = 15V on a pris :

$$R_1 = 50 \text{ K}\Omega$$
  
 $R_2 = 200 \text{ K}\Omega$ 

Le signal de sortie du comparateur est indépendant du signal modulant ce qui explique la nécessité d'ajouter un multiplieur entre le comparateur et l'intégrateur pour synchroniser le circuit Intégrateur sur le signal Vmod.

# Etude du multiplieur Pour R1 = R2 = R4 $si R3 = 0 \ alors : Vs / Ve = -1$ $si R3 \rightarrow \infty \ alors : Vs / Ve = 1$ We multiplieur Ve Vsat Tymod Ve Vsat Vs

Le multiplieur comporte une entrée analogique Vmod , une entrée  $\pm$  Vsat et une sortie  $\pm$  Vmod . La sortie vaut -Vmod pour une entrée de  $\pm$  Vsat . Pour avoir le bon fonctionnement de ce multiplieur il faut substituer à R3 un transistor NMOS tel que Vgs =  $\pm$  Vsat .

Figure 7 : Circuit du multiplieur

Pour Vgs = + Vsat , le transistor est passant d'où Vs = - Vmod . Pour Vgs = - Vsat , le transistor est bloqué d'où Vs = + Vmod .



Figure 8 : Montage du multiplieur commandé par ± Vsat

- La valeur des résistances est fixée et vaut 10 KΩ.

Vmod

- Le transistor NMOS : BS170 est monté en montage : source commune .

Le signal de sortie du multiplieur sera intégré par un circuit Intégrateur permettant d'avoir enfin un signal à fréquence qui dépend de la tension d'entrée : (Vmod ).

## Etude de l'Intégrateur intégrateur Ver Ver Vs

Figure 9 : Circuit intégrateur

La fréquence du signal de sortie peut être exprimée en fonction de la tension d'entrée et des paramètres du circuit :

F = Vmod / ( 4 Vh R C ) avec Vh la valeur max du signal de sortie.

 $Fmax = Vmod_{max} / (4 Vh R C)$ .

Fmin =  $V_{modmin} / (4 Vh R C)$ .

La fréquence va ainsi fluctuer entre Fmin et Fmax .



Figure 10 : Schéma bloc global du VCO

#### Dimensionnement des composants électroniques

#### **Adaptation de Vmod**

On propose de fixer la tension maximale du signal modulant sur 10V. Or Fmax = K Vmodmax , on déduit que K = 70 . De ce fait , la tension minimale vaut Vmodmin = Fmin / K = 7V .

le signal avant l'adaptation varie entre 5V et 10V ce qui explique les valeurs des composants prises au niveau de l'adaptation :



#### Intégrateur

On a F =  $V_{mod}$  / ( 4 Vh R C )  $\rightarrow$  RC =  $V_{mod}$  / ( 4 Vh F )

Avec : Vh la valeur crete du signal de sortie = 3V .

Pour F = Fmax et  $V_{mod}$  =  $V_{modmax}$  on a RC = 1,2 ms . Les valeurs prises sont : R = 56 K $\Omega$  C = 21,25 nF  $\rightarrow$  C = 22nF



#### Adaptation en sortie

Le signal de sortie doit être compatible avec l'amplificateur déjà réalisé . On propose d'ajuster l'amplitude de la tension de sortie pour atteindre une centaine de mV ( 150mV ) . Un pont diviseur de tension est donc utilisé : un potentiomètre associé à une résistance fixe de talon .

La valeur maximale du signal VHF est 3V. Or le potentiomètre à une résistance maximale de 1K on a pris , après le dimensionnement des composants électroniques , une valeur égale à 17 K pour la résistance R1 , ceci permet d'avoir 166 mV en sortie qui est une valeur convenable .



Figure 11 : Circuit de l'adaptation en sortie

#### Résultats de simulation

La figure ci-dessous représente les variations dans le temps du signal de la sortie de l'astable Vmod1 (rouge) et celui après l'adaptation Vmod (vert ) .



Figure 12 : Résultat de simulation du signal modulant avant et après l'adaptation

On remarque que le résultat est bien celui prévu , le signal modulant est de fréquence : 1Hz , de rapport cyclique : 25 % et varie entre 7V et 10V .

la figure suivante représente la variation de la sortie du générateur avant l'adaptation en sortie ( signal rouge ) , le signal modulant ( vert ) est aussi représenté pour vérifier le changement de la fréquence en fonction de la tension Vmod .



Figure 13: Résultat de simulation de la sortie du générateur de son

On remarque que le signal modulé varie entre Vh = 3V et - Vh = - 3V . Cependant , la variation de la fréquence n'est pas observée , on propose de faire un Zoom pour Vmod = Vmodmax et Vmod=Vmodmin .

En faisant un zoom pour Vmod = Vmod<sub>max</sub>, on obtient la figure suivante : Le signal rouge représente la sortie du générateur de son avant l'adaptation de l'amplitude .



Figure 14 : Résultat de simulation du signal de sortie pour F=F<sub>max</sub>

la fréquence du signal maximale vaut 729 Hz, la différence entre cette valeur et la valeur désirée (700Hz) est due au dimensionnement des composants électroniques au niveau de l'intégrateur. Cependant, cet écart n'est pas très grand.

la figure ci-dessous est une capture du signal de sortie pour Vmod = Vmodmin .



Figure 15 : Résultat de simulation du signal de sortie pour F=Fmin

La fréquence est minimale et vaut 526 Hz , la valeur souhaitée est 500 Hz . L'écart est aussi dû au dimensionnement des composants électroniques de l'intégrateur.

#### Performances expérimentales

Les figures ci-dessous représentent les résultats du test du générateur de son réalisé .



Figure 16 : Résultat expérimental du signal en sortie de l'astable

On remarque que la tension en sortie de l'astable est bien celle prévue . Cependant une légère différence dans le rapport cyclique est remarquée , alors qu'on s'attendait à un rapport cyclique de 75 % , le test révèle une diminution , le rapport cyclique trouvé vaut : 69 % , ceci peut être expliqué par un mauvais dimensionnement du condensateur au niveau de l'astable 100uF au lieu de 150uF .



Figure 17 : Résultat expérimental du signal modulant après l'adaptation

On retrouve bien les valeurs extrêmes du signal modulant choisies ,le rapport cyclique est modifié lui même et vaut 31 % au lieu de 25 % ; une différence due à l'écart fait par l'astable (Figure: ) .

On propose de visualiser la sortie du générateur de son , les deux figures suivantes illustrent la fluctuation de la fréquence entre Fmin et Fmax.



Figure 18 : Résultat expérimental du signal de sortie pour F=Fmin

On retrouve en sortie , pour  $V_{mod} = V_{modmin}$  , une fréquence minimale qui vaut 580Hz , un écart de 80 Hz de la valeur souhaitée , ceci est dû au dimensionnement au niveau de l'intégrateur C = 29nF au lieu de 22nF.



Figure 19: Résultat expérimental du signal de sortie pour F=Fmax

Pour V<sub>mod</sub> = V<sub>modmax</sub>, la fréquence maximale vaut 831Hz, un écart de 130 Hz de la valeur souhaitée, De même, ceci est du au dimensionnement au niveau de l'intégrateur.

#### **Annexes**



#### **Feature Description (continued)**

#### 8.3.2 A-stable Operation

As shown in Figure 12, adding a second resistor,  $R_B$ , to the circuit of Figure 9 and connecting the trigger input to the threshold input causes the timer to self-trigger and run as a multi-vibrator. The capacitor C charges through  $R_A$  and  $R_B$  and then discharges through  $R_B$  only. Therefore, the duty cycle is controlled by the values of  $R_A$  and  $R_B$ .

This astable connection results in capacitor C charging and discharging between the threshold-voltage level ( $\approx$  0.67 ×  $V_{CC}$ ) and the trigger-voltage level ( $\approx$  0.33 ×  $V_{CC}$ ). As in the mono-stable circuit, charge and discharge times (and, therefore, the frequency and duty cycle) are independent of the supply voltage.





Pin numbers shown are for the D, JG, P, PS, and PW packages.

NOTE A: Decoupling CONT voltage to ground with a capacitor can improve operation. This should be evaluated for individual applications.

Figure 12. Circuit for Astable Operation

Figure 13. Typical Astable Waveforms

Figure 12 shows typical waveforms generated during a stable operation. The output high-level duration  $t_H$  and low-level duration  $t_I$  can be calculated as follows:

$$t_{H} = 0.693 (R_{A} + R_{B})C$$
 (1)

$$t_{L} = 0.693(R_{B})C \tag{2}$$

Other useful relationships are shown below:

period = 
$$t_H + t_L = 0.693 (R_A + 2R_B)C$$
 (3)

frequency 
$$\approx \frac{1.44}{\left(R_A + 2R_B\right)C}$$
 (4)

Output driver duty cycle = 
$$\frac{t_L}{t_H + t_L} = \frac{R_B}{R_A + 2R_B}$$
 (5)

Output waveform duty cycle = 
$$\frac{t_H}{t_H + t_L} = 1 - \frac{R_B}{R_A + 2R_B}$$
 (6)

Low-to-high ratio = 
$$\frac{t_L}{t_H} = \frac{R_B}{R_A + R_B}$$
 (7)



#### Bill Of Materials for generateur\_son

**Design Title** generateur\_son

**Author** 

**Document Number** 

Revision

Design Created mardi 2 avril 2019
Design Last Modified mardi 16 avril 2019

**Total Parts In Design** 30

| 5 Capacitors       |                      |              |                       |
|--------------------|----------------------|--------------|-----------------------|
| <u>Quantity</u>    | References           | PCB Package  | Value                 |
| 3                  | C1,C4,C5             | CAP20B_E     | 100n                  |
| 1                  | C2                   | CAP20B_E     | 2u                    |
| 1                  | C3                   | CAP_TT20_E   | 150uF                 |
| Sub-totals:        |                      |              |                       |
| 9 Resistors        |                      |              |                       |
| <u>Quantity</u>    | <u>References</u>    | PCB Package  | <u>Value</u>          |
| 1                  | R1                   | RES40        | 17k                   |
| 1                  | R2                   | RES40        | 560k                  |
| 1                  | R3                   | RES40        | 330K                  |
| 3                  | R4,R5,R6             | RES40        | 10K                   |
| 1                  | R7                   | RES40        | 50K                   |
| 1                  | R8                   | RES40        | 200K                  |
| 1                  | R9                   | RES40        | 630                   |
| Sub-totals:        |                      |              |                       |
| 2 Integrated Circu | iits                 |              |                       |
| <u>Quantity</u>    | References           | PCB Package  | <u>Value</u>          |
| 1                  | U1                   | DIP8_3E      | NE555                 |
| 1                  | U2                   | DIP14_3E     | TL074                 |
| Sub-totals:        |                      |              |                       |
| 1 Transistors      |                      |              |                       |
| <u>Quantity</u>    | References           | PCB Package  | <u>Value</u>          |
| 1                  | Q1                   | TO92_E       | BS170                 |
| Sub-totals:        |                      |              |                       |
| 13 Miscellaneous   |                      | DOD D        | V 1                   |
| Quantity<br>7      | References           | PCB Package  | <u>Value</u><br>CONN1 |
| 7                  | J1,J2,J3,J4,J5,J7,J8 | CN1_A        |                       |
| 1                  | J6                   | BNC_B        | BNC                   |
| 1                  | J9                   | BORNIER3_H_E | CONN3ALIM             |
| 1                  | RA                   | RES40        | 4.7K                  |
| 1                  | RB                   | RES40        | 2.2K                  |
| 1                  | RB1                  | RES40        | 380K                  |
| 1                  | RV1                  | PT_B         | 1K                    |
| Sub-totals:        |                      |              |                       |

Totals:





